Altera 隆重推出 Agilex™ 5 FPGA 两个系列

【时间:2024 年 09 月 30 日, 来源:本站原创, 作者:】

基于英特尔7制程工艺的全新中端 Agilex™ 5 FPGA


Altera® 隆重推出的Agilex™ 5 FPGA有两个系列:D系列面向性能优化,适合要求高内存带宽和较小尺寸的计算密集型边缘应用;E系列则专为要求高带宽内存的低密度、低功耗应用而设计。除此之外,所有Agilex™ 5 FPGA均支持DDR4、LPDDR4和LPDDR5,同时Agilex™ 5 E 系列A组和D系列设备还支持DDR5。


Agilex™ 5设备也配备了硬核内存控制器和内置时序收敛的PHY接口,凭借这一先进的EMIF架构,您可节省逻辑资源和开发成本,从而专注于打造独特的设计。



Agilex™ 5 FPGA高速外部存储器接口的应用展示




为了更直观地感受Agilex™ 5 FPGA设备提供的高速外部存储器接口的实际效果,针对配备DDR4和LPDDR4接口的Agilex™ 5 E 系列芯片进行了一系列实操实验。



首先使用Quartus® 软件生成的LPDDR4设计示例进行实操,LPDDR4接口的运行频率为933MHz。实操结果显示,该设备已经成功使用LPDDR4设计示例中的比特流完成了编程。接下来,先通过运行Signal Tap Analyzer,在上升沿触发状态完成信号,随后运行测试引擎库Tcl脚本来重置并运行流量测试。从实际结果来看,测试已完成,没有出现错误。与此同时,在Signal Tap Analyzer中,可以看到发生了一些AXI事务。更重要的是,状态完成显示为1,状态错误显示为0,这意味着流量测试已完成,且没有发生错误。


而后再选择用Quartus® 软件生成的DDR4设计示例进行实操,DDR4接口的运行频率为800MHz。通过重复LPDDR4接口的测试流程,实操结果再一次显示,测试已完成,没有出现错误。

从上述实操结果可见,全新的中端Agilex™ 5 FPGA系列设备相较于前几代中端设备作出了优化,具备更高性能和能效,提供多种内存方案以支持广泛应用,并配备了硬核内存控制器和PHY以实现更快的时序收敛


欲了解关于 Intel 更多产品和方案信息,请点击下方「联系我们」

联系我们